Laporan Akhir 1




1. Jurnal [Kembali]



2. Alat dan Bahan [Kembali]

Alat dan Bahan pada Percobaan Pratikum Di Laboratorium

1. Panel DL 2203C
2. Panel DL 2203D
3. Panel DL 2203 S
4. Jumper

Alat dan Bahan pada Percobaan Pratikum Di Proteus

1.    IC 74LS112

3. Saklar SPDT


4. Logicprobe




5. VCC




3. Rangkaian Simulasi [Kembali]



4. Prinsip Kerja Rangkaian [Kembali]

Percobaan 1 merupakan rangkaian shift register, yaitu jenis sirkuit digital yang menggunakan kaskade flip-flop di mana output dari satu flip-flop terhubung ke input berikutnya. Jenis shift register pada kondisi ini adalah SISO, yaitu serial in serial out. Jenis SISO memiliki keluaran yang sesuai dengan jumlah flip-flop. Pada rangkaian dapat dilihat bahwa flip-flop ini memiliki kondisi active low. Dapat dilihat terdapat kaki J dan K yang masing masing terhubung dengan switch dan not, lalu kemudian beberapa flip flop selanjutnya terhubung dari flip flop sebelumnya, lalu pada bagian clocknya disini terpasang paralel. Dari rangkaian, saklar SW 6 berfungsi untuk menggeser nilai dari data yang ada, lalu untuk membuat J dan K bekerja diberikan input 0 yang nantinya akan di not-kan menjadi 1 pada R dan S.

5. Vidio [Kembali]




6. Analisa [Kembali]

    • 1 Analisa ouput yang dihasilkan tiap-tiap kondisi 
Jawab: 
-Kondisi 1 Pada Kondisi ini, terlihat bahwa output yang dikeluarkan adalah shift register SISO, yang mana pada input jalur masuknya satu dan memiliki jalur keluaran yang juga satu. 
- Kondisi 2 Pada kondisi 2, data yang masuk secara serial dan ourputnya keluar secara paralel atau bersamaan (Serentak), sehingga kondisi ini bejenis SIPO.
-Kondisi 3 Pada Kondisi ini, input yang masuk bergulir secara serentak lalu keluarannya bergulir secara satu persatu, sehingga dapat dikatakan Kondisi ini berjenis PISO. 
- Kondisi 4 Pada kondisi yang terakhir, didapatkan input yang masuk secara Paralel atau serentak dan ouput yang keluar juga Serentak sehingga dapat dikatakan kondisi ini berjenis PIPO. 

    • 2) Jika gerbang AND pada rang taian dihapus, sumber clock dihubungkan langsung ke flip flop. banding kan output yang didapat. 
Jawab. 
Gerbang AND pada rangraian berfungsi untuk menghentikan hubungan pada seven segment, sehingga apabila Gerbang AND dihapus, maka keluaran yang keluar tidak akan bisa dihentian Pada saat Keluaran 

7. Link Download [Kembali]
  • File Rangkaian
  • Download Datasheet 74122
  • File Datasheet Switch SW-SPDT  
  • File HTML
  • File Video Rangkaian  

Tidak ada komentar:

Posting Komentar